Difference: RD53Alog (38 vs. 39)

Revision 392019-10-30 - AtlasjSilicon

Line: 1 to 1
 
META TOPICPARENT name="RD53ADAQtop"

RD53A measurement Log

Line: 267 to 267
 direct : VDDD=1.30V, VDDA=1.30Vまでかけても動作させず VDDD=1.20Vでdigital currentが0.475A(通常は~0.1A)で高い

LDO : VinA =1.80Vかけようとするとcurrent limit(>1A)で1.68Vしかかからない

Added:
>
>
[2019/10/30追記]

direct: VDDD=1.20V, VDDA=1.20V, current limit=3.5A で動作するがdigitalscanのOccupancy Mapは0、analogscanのOccupancy Mapはnoisyが数pixel

 

KEK53-8(25x100um, irrad)

LDO modeのdefault configのままではdigital/analog返らず。SldoAnalogTrimの値を26->19に変更したところthreshold scanまで返ってきた。VDDAをテスターで測ったところ1.17V

Line: 303 to 307
 direct : VDDD=1.23V, VDDA=1.23Vで動作

LDO : 2.0Vまで上げても動作せず

Added:
>
>
[2019/10/30追記]

direct: VDDD=1.20V, VDDA=1.20V, current=1.1A でscanは走るがno data

 

KEK53-12(Poly-Si : 0.67MΩ/pixel)

LDO modeで問題なく返ってくる。regulator後のVDDAは1.37Vと高め。試しにSldoAnalogTrim26->19にしたところ、返ってくるdigital/analogは汚い。VDDAを下げてよくなるのは全部というわけではなさそう。

Line: 314 to 322
 direct : 1.30Vまでかけても動作せず

LDO : 2.00Vまでかけても動作せず

Added:
>
>
[2019/10/30追記]

direct, LDO 共に動作せず

 

KEK53-13(Poly-Si : 6MΩ/pixel, irrad)

LDO modeで問題なく返ってくる。regulator後のVDDAは1.3Vと高め。試しにSldoAnalogTrim26->19にしたところ、返ってくるdigital/analogは汚い。VDDAを下げてよくなるのは全部というわけではなさそう。

 
This site is powered by the TWiki collaboration platform Powered by PerlCopyright © 2008-2024 by the contributing authors. All material on this collaboration platform is the property of the contributing authors.
Ideas, requests, problems regarding TWiki? Send feedback