|
META TOPICPARENT |
name="FermilabTestbeam" |
Dec2016 FNAL Test Beam Log |
| |
|
< < | TLU |
> > | TLU |
|
- LVDS以外は動作確認(LVDSは確認手段がないので、とりあえずFE65のアダプターカードにはLVCMOSを入れている)。
- 磁場テストのFirmwareを改造。扱う信号とdaughter card分の信号を拡張および変更した。TriggerをエミュレートしてTriggerを配るテストを実施。
- SVXへNIMレベルの疑似Triggerを1Hzで配り、イベント収集に取りこぼしがないか確認。→7分の1位lossしている。
矢島さんに相談。 結局、Triggerのレートを上げることでこの問題は解消した。
- FE65 Adaptor cardへLVCMOSレベルの信号を配り、extriggerでの動作確認を実施。
→Triggerに反応していない模様。 →Trigger INとOUTが逆になっていた。FirmwareをTimonに修正してもらう。 →Triggerに対する反応を確認。 →ただしBusyが見えない。Firmware段階でのミス。
|
|
< < | HSIO2 |
> > | HSIO2 |
| |
|
< < | SVX |
> > | SVX |
|
- SVXへNIMレベルの疑似Triggerを1Hzで配り、イベント収集に取りこぼしがないか確認。→7分の1位lossしている。
矢島さんに相談 →SEABAS2のBUSY信号が原因。 Preamp reset(2usec)とパイプラインリセットの長い信号が出ていることが原因。 特にパイプラインリセットの長い方のBUSY信号に引っかかっている。 これはBUSY信号がトリガーレートに同期してしまっているため。 トリガーレートを例えば100Hzや200Hzにするとこの問題は解決した。
- 上記の問題に関して、SEABAS2のファームウェア上でPreampリセットをOFFにする機能がある。
top.vのL720で、SetPerstVetoParam()からリセットの長さを指定できる。 top.vのファイルはsctjdaqp/FPGACodes/TLUの中にある。要求があれば対応可能。
- Daughter Boardは3.3Vで良いのか?(SVXの仕様上は2.5Vだが)
→良い。レギュレータで調整している。3.4VくらいまではOK。 わざわざ3.3Vと高くしているのは、レギュレータがヘタっているため(by矢島さん)
12/6 |
|
< < | TLU |
> > | TLU |
|
- 宇宙線を用いてMPPCが4つ全て動作すること、正常にcoincidenceが取れNIM信号が発行されていることを確認した。線源欲しい。
|
|
< < | HSIO |
> > | HSIO |
|
- TriggerはNIM1,2でBusyはNIM3,4となっている
- Busy信号は200nsec程度
- Cosmic GUiをExt Triggerで動作確認 → 1kHzでイベントが進むことを確認
|
|
< < | SVX |
> > | SVX |
|
- SEABAS2に入れる、TLUからのタイムスタンプ用のクロックはNIMの100kHzクロックにする。
この際ズレることは考えられてはいない。
- SCTJDAQのオンラインプロットのヒストグラムのデータを処理するPostProcessingを使えるようにした。
細かく言うと、オンラインプロットの結果は一時的にsvx_ana.rootという名前で保存されるが、リネームせずに次のRUNを走らせると上書きされてデータが消えてしまう。そこで、リネームする機能をpostProcess.pyによって実装している。 pythonスクリプトが不必要なファイルを読み込もうとしてTracebackを出し続けていたが、修正して正しく動作するようにした。
- 解析プログラムhitmakerでのスレッショルドの値の設定が気になっている。hitmakerの出力ファイルが空であったため。
telehitmakermethod.cppのなかでスレッショルド決めている。L158のIsOverThreshold()あたりを探る。
|
| -- Atlasj Silicon - 2016-12-06
12/7 |
|
< < | セットアップ |
> > | セットアップ |
|
- ビームテストに必要なものをビームラインへ移し、組み立てた
- inspectionが行われ、受理された
|
|
< < |
- ネットワーク環境
ビームラインの隣にSw-Hubを設置し、各FPGAを接続。イーサネットケーブルはビームラインの隣の壁面状のPatch Panelに接続(P1Q1) Control Roomへ繋がっており、室内のPatch PanelからSw-Hubへ接続。このSw-Hubから各DAQ PCへと繋がっている。 IP Adress Main Desktop PC : 192.168.7.15 SVX PC : 192.168.7.22 Raspberry Pi : 192.168.7.35 KEK-Silicon3 : 192.168.7.43
HSIO |
> > |
- ネットワーク環境
ビームラインの隣にSw-Hubを設置し、各FPGAを接続。イーサネットケーブルはビームラインの隣の壁面状のPatch Panelに接続(P1Q1) Control Roomへ繋がっており、室内のPatch PanelからSw-Hubへ接続。このSw-Hubから各DAQ PCへと繋がっている。 IP Adress
name |
IP adress |
KEKSiPC (Main DAQ) |
192.168.7.15 |
atlassi01 |
192.168.7.77 |
atlasj |
192.168.7.43 |
SVX PC |
192.168.7.22 |
Raspberry pi |
192.168.7.43 |
HSIO |
|
- HSIOの番号の対応
-
HSIO module Chip A0 KEK83 A1 KEK114 4 A2 KEK101 2 A3 KEK104 3 A4 KEK113 1 A5 KEK113 2 A6 KEK113 3 A7 KEK113 4 B0 KEK115 1 B1 KEK115 2 B2 KEK115 3 B3 KEK115 4 B4 KEK112 1 B5 KEK112 2 B6 KEK112 3 B7 KEK112 4
- このうち使うのは、KEK83(single chip), KEK114(RJ4), KEK101(RJ2), KEK104(RJ3), KEK113(RJ2), KEK115(RJ3), KEK112(RJ3)
|
|
< < | SVX |
> > | SVX |
|
- ビームライン上への設置は終了。
- リモートコントロール環境が整った。
SEABAS2 ←→ Sw-Hub ←→ Patch Panel ← | → Patch Panel ←→ Sw-Hub ←→ SCTJDAQ PC
- Control RoomからSVXとの通信環境は確立した。configは通っているので接続は大丈夫と判断する。
- Timestamp用100kHzクロック信号のNIMケーブルはまだ挿さっていない。
他のDAQはTimestamp情報を付与しないようなので、SVXのみTimestampをつけることにしたい。
12/8 |
|
< < | TLU
HSIO
SVX |
> > | Summary
HV settings
LV settings
TLU Trigger Logic
Signal |
Connector |
comment |
MPPC Trig 0 |
|
- |
MPPC Trig 1 |
|
- |
MPPC Trig 2 |
|
- |
MPPC Trig 3 |
|
- |
ROI Trig HitOr |
|
- |
Trig for HSIO2 |
|
- |
Trig for SPEC |
|
- |
Trig for SVX |
|
|
Busy from HSIO2 |
|
|
Busy from SPEC |
|
|
Busy from SVX |
|
|
LVCMOSout1 |
LVCMOSout1 |
|
LVCMOSout2 |
LVCMOSout2 |
picoscope A |
LVCMOSout3 |
LVCMOSout3 |
picpscope B |
LVCMOSout4 |
LVCMOSout4 |
picoscope C |
HSIO
SVX |
|
- HDDの容量が残り少ないので,外付けHDDに一部データのバックアップを実行。
12/9
12/10 |